UDVIKLING/EDA EDA software løfter analogt chipdesign Ved at automatisere dimensioneringen af transistorerne i de analoge kredsløb gør franske Intento Design det nemmere og hurtigere for analoge chipdesignere at opnå et mere effektivt design med en bedre ydelse - Med vores værktøj kan de analoge chipdesignere reducere tidsforbruget med op til 60 procent og samtidig undersøge flere alternative løsninger af deres design, fortalte Ramy Iskander (th), der her ses sammen med Raouf Khalil under demonstrationen af firmaets nye designløsning. Af Jørgen Sarlvit-Larsen (CDNLive 2017, München) Analoge kredsløb udgør en vigtig del af integrerede kredse, som skal kommunikere med omverdenen. Den analoge del af disse chips er nødvendig, for at IC’erne kan agere med den fysiske verden og sende data til andre IC’er i et elektronisk system. Med den udbredte brug af trådløs teknologi og mobil kommunikation vil den analoge del af chipdesignet stige i mange af dagens IC’er. For eksempel vil blandt andet IoT (internet-of-things) teknologien blive implementeret ved brug af utallige trådløse sensorer overalt i samfundet, inklusive forbrugerelektronik, bilindustrien, smarte byer, industrielle og medicinske produkter, militært udstyr, automatisering af private hjem etc. Denne trend skaber behov for en yderligere automatisering af det analoge design på linje med det digitale design. Men mens det digitale design kan fuldautomatiseres ved brug af gængse EDA-værktøjer, er det analoge design vanske- ligere at automatisere. Det skyldes blandt andet, at der er en væsentlig forskel mellem de to kredsløbstyper. I den analoge elektronik sker signalbehandlingen som en kontinuerlig proces i et givent operationsområde, hvorimod digital elektronik fungerer med on-/off-funktion som en switch. Derfor betragtes analogt kredsløbsdesign stadig som noget af en kunst. Og det er i mange tilfælde en manuel proces, som vil lægge beslag på en stadig større del af de integrerede kredses totale udviklingstid. Stor kvalitetsforskel Den manglende automatisering af det analoge design afspejler sig også i den analoge test, der ikke er udviklet i sam- Raouf Khalil demonstrerede ID-Xplore-værktøjet på CDNLive- konferencen i München og viser her, at transistorstørrelsen fra ID-Xplore kan tilbageannoteres til skemategningsprogrammet. me grad som den digitale test. Det kan blandt andet være årsagen til den store kvalitetsforskel, der er mellem de digitale og analoge dele i dagens system-on-chip (SoC) designs. For eksempel forekommer hovedparten af feltfejlene i automotive IC’er i den analoge del af chippen. Årsagen til, at automatiseringen af den analoge del af chippen ikke kan matche den digitale del, skyldes i nogen grad udviklingen inden for halvledernes procesteknologi. Den er i vid udstrækning optimeret for digital teknik og lader i nogen grad den analoge del i stikken. For eksempel vil variationer i chipproduktionen måske ikke betyde så meget for de digitale kredsløb, men kan være en stor udfordring for analoge kredse. Ligeledes vil formindskelsen af transistorerne være en fordel for den digitale del, men kan være en direkte ulempe for den analoge del. Sidstnævnte vil derfor ikke have samme gavn af de stadige mindre halvledergeometrier, selv om der i dag laves meget analogt design med finFET-transistorer i teknologier på 16nm og derunder for at kombinere både digital- og analogdesign i samme teknologi på samme chip. 6 nr. 1 | Januar 2018
Download PDF fil
Cookiepolitik
Se arkivet med udgivelser af Aktuel Elektronik her
TechMedias mange andre fagblade kan læses her